人工智能的革命引發了人們對于專用指令集處理器(ASIP)日益增強的關注。這些處理器通常從諸如RISC-V ISA這樣的基線開始,實現專門針對人工智能應用領域定制的指令集架構(ISA)。ASIP可以取代傳統的固定功能硬件加速器,從而在人工智能加速領域引入軟件可編程性,進而在設計過程和最終產品中都帶來更多的靈活性和敏捷性。通過維持RISC-V ISA基線,能夠很好的兼容和復用現有處理器生態系統。
新思科技ASIP Designer是用于設計、實現、編程和驗證專用指令集處理器的行業領先工具。從單一的處理器描述開始,設計人員能立即獲得一個優化的 C/C++編譯器、周期精確的指令集模擬器以及該ASIP的可綜合硬件實現。通過使用獨有的Compiler-in-the-loop?和Synthesis-in-the-loop?技術,可以快速針對該應用領域進行指令集架構和微架構的迭代優化。
6月27日13:30,智猩猩聯合新思科技策劃推出的「專用指令集處理器ASIP 2024在線研討會」將開講,由新思科技(中國)處理器解決方案資深應用工程師毛海雪、ASIP Designer工具集資深應用工程師翟寶陸兩位技術專家共同主講。
本次研討會,毛海雪、翟寶陸兩位技術專家將向大家介紹新思科技ASIP Designer工具套件的特性,并從指令級并行、數據級并行、單指令多數據以及定制功能單元等方面,探討常用于加速AI應用的ASIP架構特征。之后,將結合兩個實際案例,詳解如何利用ASIP Designer加速特定領域處理器設計。

主題介紹
主題:《ASIP Designer工具介紹》
主講人:新思科技(中國)處理器解決方案資深應用工程師毛海雪
內容概要:
特定領域處理器(也稱為專用指令集處理器,ASIP)通過軟件編程將硬件定制化與靈活性相結合。?本次分享將介紹ASIP的概念,并將概述新思科技的ASIP Designer工具套件。
主題:《面向人工智能應用的ASIP架構特征》
主講人:新思科技(中國)ASIP?Designer工具資深應用工程師翟寶陸
內容概要:
本次分享中,我們將探討常用于加速人工智能應用的架構特征,并且這些架構特征在ASIP Designer中都有很好的支持。這些特征包括指令級并行、數據級并行、單指令多數據(SIMD)以及定制功能單元。我們將涉及這些特征的建模、編譯器的使用以及優化的RTL代碼的生成等。
主題:《案例研究:Tact,用于加速Swish和RMSNorm的專用指令集處理器》
主講人:新思科技(中國)ASIP?Designer工具資深應用工程師翟寶陸
內容概要:
在本案例研究中,我們將介紹如何設計和實現一款用于加速Swish和RMSNorm的ASIP的案例研究,這兩種算法在人工智能/神經網絡領域廣為人知且被廣泛使用。我們將從功能和架構需求出發,闡述設計背后的原因,以及ASIP Designer工具如何幫助創建一個高效的處理器架構和包含自定義數據類型的最優C語言應用程序。
主題:《smarT,用于中等復雜度的人工智能應用的專用指令集處理器》
主講人:新思科技(中國)ASIP?Designer工具資深應用工程師翟寶陸
內容概要:
在本案例研究中,我們將展示一個使用面向微控制器的TensorFlow精簡版(TFLM)框架的用于邊緣人工智能應用的高效ASIP。通過對簡單的RISC-V處理器進行定制化和擴展,使性能提高了350倍,而邏輯門數增加僅為7倍。該處理器利用指令級并行(ILP)、定制指令/寄存器、小向量(SIMD)、資源共享和其他技術來實現這一目標。通過在ASIP寄存器文件中復用數據,可以顯著降低本地內存帶寬需求。同樣,低開銷的DMA和循環地址生成單元(AGU)實現了小型且高效的本地內存使用。ASIP?Designer工具對處理器架構提供了很好的控制,并即時提供反饋以進行相關的設計權衡。
報名方式
對此次研討會感興趣的朋友,可以掃描上方海報底部二維碼,添加小助手陳晨進行報名。已添加過陳晨的老朋友,可以給陳晨私信,發送“ASIP”即可報名。
我們會為審核通過的朋友推送直播鏈接。同時,本次研討會也組建了交流群,直播開始前會邀請審核通過的相關朋友入群交流。